Progetto di un processore in tempo reale di dati SAR
L’attività di ricerca è in collaborazione tra:
gruppo di Elettronica del Dipartimento di Ingegneria
Elettronica e Telecomunicazioni dell’Università di Napoli
gruppo di Elettromagnetismo del Dipartimento di
Ingegneria Elettronica e Telecomunicazioni dell’Università di Napoli
Dipartimento di Informatica e Sistemistica
dell’Università
di Napoli
Alenia Aereospazio
Agenzia Spaziale Italiana (ASI).
L’attività di ricerca riguarda il progetto di un
processore SAR in tecnologia CMOS VLSI che implementi l’algoritmo di
ricostruzione di immagini SAR codificate a singolo bit.
Le specifiche del processore sono mirate alla realizzazione
dell’elaborazione in tempo reale dei dati SAR rilevati da una delle prossime
missioni Shuttle.
L’architettura è basata sull’utilizzo di un correlatore
monodimensionale che lavora su dati ad 1bit. Tale correlatore viene utilizzato
serialmente per ottenere la convoluzione bidimensionale necessaria al estrazione
dell’immagine a partire dai dati SAR grezzi. Caratteristica particolarmente
utile del progetto proposto è la modularità. Difatti il processore è composto
da un numero variabile di unità elementari eventualmente allocate su chip
distinti che possono essere connessi per aumentare la potenza di elaborazione
del processore stesso.
Il processore proposto è stato progettato utilizzando una
tecnologia CMOS da 0.8mm. La progettazione a livello
maschera ha consentito la valutazione puntuale dei requisiti in termini di area
occupata e velocità del processore finale. E’ stata quindi effettuata una
verifica di fattibilità del progetto proposto [C13,C10,C14].
In seguito ci si è rivolti al progetto di un prototipo in
scala ridotta del processore. Lo sviluppo del prototipo utilizza una metodologia
non full-custom che consente una maggiore flessibilità. Il processore è stato
descritto in un linguaggio di descrizione dell’hardware ed è prevista l’implementazione
in un insieme di FPGA. I risultati preliminari sono presentati in [C16].
Scientific
activities
Back
to main page